wugai1988
基带传输系统中扰码与解扰电路的设计 摘要:本文设计的是数字通信系统中扰码与解码电路,由于通常假设信源序列是随机序列,而实际信源发出的序列不一定满足这个条件,特别是出现长0串时,给接受端提取定时信号带来一定困难。解决这个问题可用M序列对信源序列进行“加扰”处理,以使信源序列随机化。在接受端再把“加乱”了的序列,用同样的M序列“解扰”,恢复原有的信源序列。在图像通信中,扰码可以很好地抑制静态图像的抖动,能使数字传输系统对各种数字信息具有透明性。本次设计用信号发生器产生6Hz的方波作为整个系统的时钟,用三片级联的74LS19474产生长度为31的PRBS序列,作为扰码,和信息序列异或完成加扰过程。解扰端完成相反的过程,恢复信息序列。关键词:扰码 解扰 M序列 目 录摘要 11绪 论 1课题研究背景 2课题研究目的及意义 22 原理介绍 1 m序列 1 m序列的产生 2 m序列的性能以及用途 2 扰码实现原理 3 解码实现原理 73 设计方案 1方案对比 2方案实现 1 m序列的实现路线 2扰码实现路线 3 解码实现路线 3 所用芯片功能的简单介绍 134 电路原理图仿真 1仿真软件介绍 2仿真结果 3 竞争和冒险 1集成芯片电路中毛刺的产生 2毛刺的消除方法 185 硬件电路搭建注意事项 20结束语 21致 谢 22参考文献 23附页 24 